[KEDUIT] 클라우드 컴퓨팅과 보안솔루션을 활용한 DC 엔지니어 양성교육 - Day27
1. 서론
오늘은 RIP 복습과 하드웨어 파트에 대하여 배워보았다.
2. 본론
1. Cisco IOS
1. NTP / Offset-List
//NTP
//R1
# conf t
# int lo0
# ip add 15.15.1.0 255.255.255.0
# exit
!
# ntp master
# exit
!
# clock set 11:27:00 15 mar 2023 //hh:mm:ss date month year
# clock set timezone pacific +9
//R2
# conf t
# ntp server 15.15.2.2 //Serial Interface를 지정하면 해당 Interface가 shut down됐을 때 문제가 생긴다. 하지만 Loopback으로 지정해주면 접근할 수 있는 다른 Interface가 있으면 해당 Interface로 접근하여 NTP를 Sync한다.
# do show clock //verify
//https://www.cisco.com/c/en/us/support/docs/smb/switches/cisco-small-business-300-series-managed-switches/smb5584-configure-system-time-settings-on-a-switch-through-the-comma.html
//hop 임의조정
//R1
# conf t
# ip offset-list 1 permit 15.15.1.0 0.0.0.255
# router rip
# offset-list 1 out 14 s1/0
2. 하드웨어
1. 메모리
기술 및 금액적인 부분의 제한 안에서 CPU 성능을 최적화 하기 위해서 메모리는 위 그림처럼 여러 레벨로 나누어져 구성되어 있다.
ROM(Read Only Memory)은 BIOS가 저장되는 위치로 전기가 공급되지 않아도 데이터를 기억하는 비휘발성 메모리이다.
RAM중 DRAM(Dynamic Random Access Memory)는 콘덴서 구조이다. SRAM(Static Random Access Memory)은 집적도가 높고 Flip-Flop 구조로 속도가 DRAM에 비해 100배까지도 빠르며 Cache Memory 용으로 주로 사용된다. 하지만 더 비싸다는 단점이 있다.
CPU가 필요한 데이터를 Cache Memory로부터 찾으면 Cache hit이라고 하며, 못찾아서 다른 Memory를 참조해야 하면 Cache Miss라고 한다.
CMOS(Complementary Metal Oxide Semiconductor)는 메인보드에 위치한 칩셋으로 CMOS battery(최대 10년까지 작동)에 의해 전기를 공급받는다. CMOS는 또한 Real-Time Clock (RTC), Non-Volatile RAM (NVRAM), and CMOS RAM으로도 알려져 있다.
2. Boot Process
(Boot Process)
(FAT Structure)
(MultiOS)
OS를 여러개 설치하면 위의 사진처럼 하나의 MBR(Master Boot Record)에 설치된 OS 갯수만큼의 BR(Boot Record)이 생긴다. MBR에는 각 BR영역을 찾아갈 수 있는 데이터가 저장되어있다. 기본적으로 나중에 설치한 OS가 Default로 Boot되며, Win + R -> msconfig
를 통해 어떤 OS를 Default로 사용할지 설정할 수 있다.
3. 결론
별 생각없이 들어봤던 단어들에 대하여 좀더 자세히 알 수 있었다.
4. 참고자료
Ⅰ. 문웅호, 정보통신망
Ⅱ. 문웅호, 하드웨어
클라우드 엔지니어를 꿈꾸며 공부를 시작한 초보 엔지니어입니다. 틀린점 또는 조언해주실 부분이 있으시면 친절하게 댓글 부탁드립니다. 방문해 주셔서 감사합니다 :)
댓글남기기